<div style="FONT-FAMILY: Arial; COLOR: rgb(0, 0, 0); FONT-SIZE: 12px"><div>Bert,</div><div><br /></div><div>With all due respect to all involved, the brick wall has been around for probably a decade or more. I'm pleasantly surprised when something happens every two years or so. The whole project has pretty much been on autopilot for a LONG time at this point.</div><div>&nbsp;</div><div>&nbsp;</div><div>&nbsp;</div><div style="border-top:1px solid #bcbcbc;margin:5px 0px;"></div><span style="font-size:12;font-family:arial;color:#000000;">On 01/31/13, <span>bert&lt;bertodell@suddenlink.net&gt;</span> wrote:</span><div>&nbsp;</div><div style="font-size:12;font-family:arial;color:#000000;">So apparently anyone who buys a 600 or 700 series Nvidia card(when the <br />700 comes out or any later cards) is screwed and it would be no use to <br />run the distributed.net client even when Cuda has moved far away from <br />3.1 which is old? Distributed.net NEEDS to put this information on their <br />front page that they no longer can put out a client that can support the <br />newer cards.  What a damn waste and to think after 13 years the brick <br />wall is beginning to appear....<br /><br /><br />Bert<br />On 1/31/2013 1:18 PM, Décio Luiz Gazzoni Filho wrote:<br />&gt; On Jan 31, 2013, at 3:52 PM, Joseph Kaye &lt;<a class="parsedEmail" href="mailto:jkaye@isd.net" target="_blank">jkaye@isd.net</a>&gt; wrote:<br />&gt;<br />&gt;&gt; On 1/30/2013 2:18 PM, bert wrote:<br />&gt;&gt;&gt;    The Cuda client is still at 3.1 and the with the latest Nvidia<br />&gt;&gt;&gt; driver(310.90) using version 5,could this be the reason my son's GTX 680<br />&gt;&gt;&gt; is slower than his old GTX 580(which is in use on my other son's<br />&gt;&gt;&gt; computer)?  I was kind of shocked and was expecting a much quicker pace<br />&gt;&gt;&gt; in going through 64 stats units(the GTX 580 is averaging about 3 minutes<br />&gt;&gt;&gt; or so vs almost 8 minutes with the GTX 680!) Any help or suggestions<br />&gt;&gt;&gt; would be appreciated.<br />&gt;&gt;&gt;<br />&gt;&gt;&gt; Bert<br />&gt;&gt;&gt;<br />&gt;&gt;&gt;<br />&gt;&gt;&gt; _______________________________________________<br />&gt;&gt;&gt; rc5 mailing list<br />&gt;&gt;&gt; <a class="parsedEmail" href="mailto:rc5@lists.distributed.net" target="_blank">rc5@lists.distributed.net</a><br />&gt;&gt;&gt; <a class="parsedLink" href="http://lists.distributed.net/mailman/listinfo/rc5" target="_blank">http://lists.distributed.net/mailman/listinfo/rc5</a><br />&gt;&gt;&gt;<br />&gt;&gt; It doesn't look like the 6xx series is working so well for dnetc.<br />&gt;&gt;<br />&gt;&gt; <a class="parsedLink" href="http://bugs.distributed.net/show_bug.cgi?id=4507" target="_blank">http://bugs.distributed.net/show_bug.cgi?id=4507</a><br />&gt;&gt;<br />&gt;&gt; Apparently they changed the design of the GPU, and while they do have<br />&gt;&gt; more cores now, they removed instructions (or something) that DNETC<br />&gt;&gt; needs for faster computations.  IIRC, it's kinda like when Intel removed<br />&gt;&gt; the ROT function from the P4 CPU's.  They had a higher clock speed, but<br />&gt;&gt; because of the ROTate function was not there, the keyrate was much slower.<br />&gt; Just to clear up a common misconception: Intel never *removed* an instruction from a new processor that was present in an earlier processor, including rol. That would break up backward compatibility which is a main selling point of the x86 architecture (and by extension the Wintel platform).<br />&gt;<br />&gt; What did happen is that there is a piece of hardware used for efficient (usually single-cycle) implementation of variable-sized shifts and rotations (the shl, shr, sar, rol, ror, rcl and rcr instructions) -- that hardware is called a barrel shifter. it has historically been implemented on every Intel processor since the 80386 or so, but don't quote me on that. Certainly the classic 1993-era Pentium did have it. The barrel shifter is what wasn't present on the Pentium 4, and the reason why the rol instruction executed slower (I believe it took 4 cycles).<br />&gt;<br />&gt; So the instruction has always existed, even on the Pentium 4 -- it had to because of backward compatibility reasons -- but the hardware for efficiently implementing it didn't exist only on the P4 chips, and Intel has added it back on the newer Core chips, which is why they perform better.<br />&gt;<br />&gt; Décio<br />&gt; _______________________________________________<br />&gt; rc5 mailing list<br />&gt; <a class="parsedEmail" href="mailto:rc5@lists.distributed.net" target="_blank">rc5@lists.distributed.net</a><br />&gt; <a class="parsedLink" href="http://lists.distributed.net/mailman/listinfo/rc5" target="_blank">http://lists.distributed.net/mailman/listinfo/rc5</a><br /><br />_______________________________________________<br />rc5 mailing list<br /><a class="parsedEmail" href="mailto:rc5@lists.distributed.net" target="_blank">rc5@lists.distributed.net</a><br /><a class="parsedLink" href="http://lists.distributed.net/mailman/listinfo/rc5" target="_blank">http://lists.distributed.net/mailman/listinfo/rc5</a><br /></div></div>